Marco
[HOONIGAN]
rappel furtif suite à une question:
Pentium 4 5x0 = Core prescott E0, 520> 550 ( 2.8 > 3.4) 1Mb cache L2, gravure 0.09u
Pentium 4 5x0J = Core prescott D0, 520> 570 ( 2.8 > 3.8 ) 1Mb cache L2, gravure 0.09u, ajout de l'EIST qui fait - chauffer
Pentium 4 5x1 = Core prescott D0, 521> 561 ( 2.8 > 3.6) 1Mb cache L2, gravure 0.09u, ajout des instructions EMT64
Pentium 4 6x0 = Core prescott D0, 630> 670 ( 3.0 > 3.6) 2Mb cache L2, gravure 0.09u, ajout du Execute Disable Bit
EIST: fonctionnalité présente sur les pentium M faisant varier la vitesse et le voltage afin de réduire la consommation.
EMT64: jeu d'instructions x86-64 permettant une + grande compatibilité avec les appz64
Execute Disable Bit: optimisation avec le SP2 de Microsoft contre les virus.
Pentium 4 5x0 = Core prescott E0, 520> 550 ( 2.8 > 3.4) 1Mb cache L2, gravure 0.09u
Pentium 4 5x0J = Core prescott D0, 520> 570 ( 2.8 > 3.8 ) 1Mb cache L2, gravure 0.09u, ajout de l'EIST qui fait - chauffer
Pentium 4 5x1 = Core prescott D0, 521> 561 ( 2.8 > 3.6) 1Mb cache L2, gravure 0.09u, ajout des instructions EMT64
Pentium 4 6x0 = Core prescott D0, 630> 670 ( 3.0 > 3.6) 2Mb cache L2, gravure 0.09u, ajout du Execute Disable Bit
EIST: fonctionnalité présente sur les pentium M faisant varier la vitesse et le voltage afin de réduire la consommation.
EMT64: jeu d'instructions x86-64 permettant une + grande compatibilité avec les appz64
Execute Disable Bit: optimisation avec le SP2 de Microsoft contre les virus.